TB-RX65N/TB-RX231/TB-RX130+CC-RX/GNURXでCoreMark®ベンチマークを動かせるようにしてみようと思います

こんにちは。NoMaYです。#2連投の1つ目です。

ルネサスさんのアプリケーションノートに以下の『RX100シリーズ RX100上でCoreMarkを実行する方法』というRSK-RX111+IAR EW統合開発環境でEEMBCのCoreMarkベンチマークを実行するものがあったのですが、これをRX-TB 3種類+CC-RX/GNURXへ移植してみようと思います。まず、手始めにTB-RX130+CC-RX+CS+で試してみました。(後日、他のTBボードやGNURXでも動かしてみようと思います。さらに、e2 studioでも動かせるようにしてみようと思います。なお、その時は、GitHub上でEEMBCが公開しているCoreMarkベンチマークの以下のリポジトリのソースに差し替え、かつ、RXスマートコンフィグレータが生成したソースを出来るだけ使うような作りに変更しよう、と思っています。)

プロジェクトのファイル一式
tb_rx130_coremark_ccrx_c_csplus_20191026.zip    384KB

アプリケーションノート: RX100シリーズ RX100上でCoreMarkを実行する方法
www.renesas.com/jp/ja/search?keywords=CoreMark&f[0]=content_type:document

ドキュメント
www.renesas.com/jp/ja/document/apn/rx100-series-running-coremark-rx100

サンプルプログラム
www.renesas.com/jp/ja/document/scd/rx100-series-running-coremark-rx100

GitHub上でEEMBCが公開しているCoreMarkベンチマークのソース
github.com/eembc/coremark


TB-RX130+CC-RX V2.03で試した結果と試した時のCC-RXの最適化オプションは、以下の画面コピーの通りです。得られたCoreMark値が91.5、動作周波数が32MHz、よって、CoreMark/MHzは2.86、となりました。(ちなみに、CoreMark値やCoreMark/MHzは、そもそもそういうものなのですが、最適化オプションによりかなり値が変わります。) なお、以下の画面コピーの通り、RSK-RX111+EWRX V2.41.1でのCoreMark/MHzは3.073のようでした。また、ルネサスさんの製品ページでのRX130(やRX111)のCoreMark/MHzは3.08です。




Parents
  • こんにちは。NoMaYです。

    別スレッドで調べ物をしていて、たまたま目に入ったのですが、Renesasさんの、こんなRH850(32ビット汎用レジスタ32本(V850のレジスタ構成を踏襲していると思うので内1本は常に値が0のレジスタの筈))のCoreMark/MHz/core値は幾つなんだろうなぁ、とか思ってしまいました、、、(ちなみに、ロックステップ対応のコアが4コアというのは、回路的にはコアが8コア分入っているのかな?それとも、ロックステップ動作時にはペアになれるコアが4コアで、ペアとして使ったらユーザ見えは2コアなのかな?マニュアルが一般ユーザ非公開ですので分からないですけど、、、)

    RH850/U2A16
    www.renesas.com/jp/ja/products/microcontrollers-microprocessors/rh850/rh850u2x/rh850u2a16.html

    RH850/U2A16は、400MHzのCPUを最大4コア(ロックステップ対応)搭載しています。各CPUには、ハードウェアの仮想化支援機構を搭載。


    RH850/U2A16マイクロコントローラには、16MBの内蔵フラッシュROM、及び3.6MBのSRAMが搭載されており、将来の機能拡張を柔軟に行えます。


    RH850/U2A16には、サイバー攻撃に対する保護能力強化を目指し、Evita Light からEvita Full(注)までをサポートするセキュリティー機能が組み込まれています。

Reply
  • こんにちは。NoMaYです。

    別スレッドで調べ物をしていて、たまたま目に入ったのですが、Renesasさんの、こんなRH850(32ビット汎用レジスタ32本(V850のレジスタ構成を踏襲していると思うので内1本は常に値が0のレジスタの筈))のCoreMark/MHz/core値は幾つなんだろうなぁ、とか思ってしまいました、、、(ちなみに、ロックステップ対応のコアが4コアというのは、回路的にはコアが8コア分入っているのかな?それとも、ロックステップ動作時にはペアになれるコアが4コアで、ペアとして使ったらユーザ見えは2コアなのかな?マニュアルが一般ユーザ非公開ですので分からないですけど、、、)

    RH850/U2A16
    www.renesas.com/jp/ja/products/microcontrollers-microprocessors/rh850/rh850u2x/rh850u2a16.html

    RH850/U2A16は、400MHzのCPUを最大4コア(ロックステップ対応)搭載しています。各CPUには、ハードウェアの仮想化支援機構を搭載。


    RH850/U2A16マイクロコントローラには、16MBの内蔵フラッシュROM、及び3.6MBのSRAMが搭載されており、将来の機能拡張を柔軟に行えます。


    RH850/U2A16には、サイバー攻撃に対する保護能力強化を目指し、Evita Light からEvita Full(注)までをサポートするセキュリティー機能が組み込まれています。

Children
No Data